问题标记(体育)

标签没有使用指南。

93个问题
通过过滤
标记
1
投票
1回答
70的浏览量

带LAN8720的STM32F407晶体振荡器

我计划用STM32F407芯片构建一个定制板,用于我还需要以太网连接的系统。我打算用Smart的接线板把这块板连接到LAN8720上。
0
1回答
61的浏览量

如何连接Ethernet Magnetic/RJ45

我把我的PHY连接到一个带磁性的RJ45,想知道我用一些别针做什么。这是Rj45带磁性的电路。我的问题是:我是否连接引脚10到…
0
1回答
309的浏览量

1000年base-kx PHY

我在寻找以太网PHY时遇到了麻烦,它特别宣传为符合1000Base-KX(通过VXP背板、单个RX对和单个TX对发送)。我发现了一条评论…
1
投票
1回答
182的浏览量

背板上的电容耦合以太网

先说声抱歉,我对电子世界和以太网信号相当陌生。我是一名物理研究生,做一些硬件工作,而不是电子工程背景。我必须……
0
0答案
20的观点

DDR内存读序言和后写

对于内存接口控制器的Preamble检测和postamble闭包,谁能解释一下下面的图4、图5和图6如何一起工作来采样(或捕获)…
1
投票
3.答案
222的浏览量

当使用外接USB PHY时,“USB FS PHY / USB HS ULPI”意味着双USB功能吗?

一些微控制器,例如常见的STM32线,声称USB功能沿着这些线:usb2.0 OTG HS,即usb2.0 FS/HS设备/主机/OTG控制器,集成收发器为…
0
2答案
177的浏览量

10/100/1000以太网ESD保护

我正在设计一个PCB与RJ45,离散磁体和以太网phy,可以支持10/100/1000的速度。我正在考虑ESD/TVS二极管的实现。为此,我总结了以下几点:
0
1回答
17日视图

MDIO总线最大扇出

我知道通过MDIO总线可以连接的设备的最大数量是32。但是如何确定MDIO总线的真正最大扇形。我的意思是,我有一个PCB (6U尺寸),有AM335x SoC驱动…
0
0答案
66的浏览量

以太网磁性CT引脚短路问题和修复

我们有一个设计,电压模式1GbE PHY驱动磁性和链路是间歇的。经过检查,发现在磁体的初级侧CT针都短路了…
1
投票
0答案
35的观点

如何将ENC28J60或ENC424J600连接到KSZ8091 PHY,并从PHY连接到KSZ8863或其他交换机的未管理捆扎配置

如何将MAC芯片连接到PHY,然后连接到双端口的交换机,以进行雏菊链?而不是捆绑配置使用在非托管模式,所以不需要MCU软件…
0
0答案
79的浏览量

不使用PHY设备连接以太网mac

我正在设计一个使用NXP LS1046a处理器和多个Kintex Ultrascale fpga的板。该计划是通过1Gbe链路将处理器连接到三个fpga。因为他们都是…
0
0答案
45的观点

Marvell以太网PHY链路状态不稳定

我们目前正在测试从处理器RGMII接口通过Marvell 88E1510以太网PHY的铜链路。PHY寄存器显示Cu链路不稳定,链路随机上升和下降。在这里……
0
0答案
331的浏览量

RTL8152B以太网PHY升温

我们正在使用RTL8152B以太网到USB PHY的一个项目,在调试板后,我发现IC异常温暖,即使没有网络流量。我用万用表探测……
3.
2答案
1 k的观点

Marvell PHY的阻抗/终止

我试图理解设计PCB的正确方法,使Xilinx 7系列FPGA与美满88E1512以太网PHY接口,而不是简单地从现有的原理图复制设计。…
0
1回答
108的浏览量

如果几个以太网物理节点同时在MDIO总线上传输,是否会对其他以太网物理节点造成损害?

我有4个以太网设备(1个PHY - AR8035;和3双PHYs - DP83849IFVS)在我的定制PCB板。集成电路由SoC AM335x通过MDIO总线进行控制。之前对董事会的修改效果很好。新…

15 30. 50 每个页面
1
2 3. 4 5
...
7