标签信息

新的答案标记

0

看看IOSF专利。https://patents.google.com/patent/EP2778930A2/en关注内容:[0016],[0015],[0018]。特别是它所引用的图像。它们定义了3个通道来在IP代理之间进行通信(硬件块对功能进行分组)。这个接口连接到他们所谓的织物上。fabric硬件处理ip之间的通信,让…


1

我设法修好了。我误读了nvm_is_page_locked()的文档。它需要页码而不是地址。用0x4000 / FLASH_PAGE_SIZE替换0x4000固定了它。


2

时钟频率无关紧要,只要足够低就行。数据表上说最大频率是20兆赫兹,所以限制了最高速度。这等于50ns的时钟周期。对时钟的另一个要求是,它必须高到至少25ns,低到至少25ns,总达到50ns。时钟的第三个要求是它…


4

它有2^20位的内存,如数据表所示:128K * 8位组织== 1024K位4096页32字节== 131072字节== 1048576位24位寻址,7未使用位== 17地址位== 131072字节最高地址1FFFFh == 131072字节


2

“高阻抗”在这里意味着SO(芯片数据输出)线不是由芯片驱动的。这在图表中表示为一条中间水平的线。实际上,SO引脚是浮动的;实际的信号状态是未定义的,不能作为一个有效的逻辑层。好的系统设计通常会通过添加一个上拉或下拉来解决这个问题。


0

它的意思就是它的意思,引脚有高阻抗,并不是来源或下沉任何重要的电流。如果你应用一个高或低的外部逻辑电压水平,整个线路将停留在那个状态,因为这个芯片不会影响它有高内阻。As this is the SPI Slave Out pin it's left in that state when the Slave aren…


1

这意味着低电流(可忽略)或高电阻(理想情况下无穷大)。如果一个输入是高阻抗的,它就会浮到任何源。如果输出是高阻抗,它可以浮动到任何值,因为它将决定负载和负载晶体管泄漏的任何泄漏电流。(如果有任何上拉或下拉电阻,它将…


0

高阻抗意味着它有一个高电阻。这意味着它不会轻易产生或吸收电流。通常可以将高阻抗节点视为断开连接的节点。在这种特定的情况下,这意味着引脚没有驱动线上的任何东西,其他源可能会影响它。


0

我知道这是一个老帖子,但想证实我们也观察描述的完全相同的行为从MCP73833相机会我们最好的猜测是,Vbat流出通过VDD没有充电电压输入时,虽然不知道为什么这将是数据表不描述这种行为。确认通过范围和多次测试…


其中包括了最近的50个最佳答案